Loading...
Loading...

Go to the content (press return)

Contribution To The Architecture And Implementation Of Bi-NOC Routers For Multi-Synchronous GALS Systems

Type of activity
Theses
Other related units
Department of Electronic Engineering
Defense's date
2017-09-22
URL
http://hdl.handle.net/2117/113292 Open in new window
Abstract
Las redes en chip (NoC) constituyen una plataforma de interconexión en chip emergente que influye en la moderna infraestructura de comunicación de alta velocidad para mejorar los desafíos de comunicación en chip de los recientes diseños de sistemas en chip (SoC). La continua reducción de las dimensiones de los dispositivos semiconductores a escala nanométrica ha planteado serias preocupaciones en cuanto a la fiabilidad, la integridad de la señal y la calidad de los servicios (QoS) de la ...
Group of research
ISSET - Integrated Smart Sensors and Health Technologies
Citation
Kamal, R. "Contribution to the architecture and implementation of Bi-NoC routers for multi-synchronous GALS systems". Tesi doctoral, UPC, Departament d'Enginyeria Electrònica, 2017.

Participants

Attachments